低电压条件下电源纹波和噪声的测试挑战

  浏览量2024-03-06 作者: 轨道交通

  。而作为终端的,比如AI PC,AI手机,AI汽车,AI智能家居,依赖的就是终端产品内的算力芯片。

  晶体管是芯片的基础组成单元,晶体管的数量越多,芯片的性能越强。各大芯片设计厂家和晶圆厂,就是想方设法在有限的空间里,通过更小的工艺尺寸(如3nm),来堆积更多的晶体管。

  晶体管工作的时候需要变化的电压,代表逻辑1和逻辑0,进而实现计算或控制。由于开关损耗、短路功耗和漏电功耗的存在,晶体管在工作的时候会消耗掉电源功率,产生热量。

  晶体管数量越来越庞大之后,散热这个很现实的问题就摆在芯片和系统设计师的面前。处理器芯片每平方厘米的面积上,就能产生300瓦的峰值功率,算下是150瓦/平方厘米,已超越了典型的核反应堆的功率密度了。

  现在的数据中心很多都已经使用浸没式液冷来进行散热,把服务器和算力芯片浸没在绝缘的、导热性良好的液体里面,通过液体的流动快速带走热量,比传统的风扇散热效率更加高,但这还远远不够。

  解决散热的其中一个方案,就是从源头想办法,降低电压。使用更低的工作电压,将每一颗晶体管的功耗降下来,就可以堆叠更多的晶体管了。

  早期的算力芯片工作电压是5V,慢慢演化到3.3V,1.8V,1.5V,到了今天,算力芯片和高速接口芯片的工作电压基本都在1V左右,甚至更低。这就对电源设计和测量提出了更高的要求。

  电源是算力芯片的能量来源,是逻辑状态的参考基准。如果电源的纹波和噪声过大,会给高速变化的逻辑信号上产生大量抖动,进而产生误码(注: 误码即错误的码元, 将逻辑1当成逻辑0, 或者将0当成1),影响芯片的性能,甚至导致芯片无法正常工作。高速信号验证中很重要的随机抖动和低频的周期性抖动,就是由于电源的噪声和纹波所引入的。

  电源的纹波和噪声测量,一直都是电源工程师们最关注的问题之一。算力芯片更低的工作电压,导致电源留给纹波和噪声的裕度变得更小了,给设计和测试都带来了难题。

  设计上,算力芯片普遍采用POL的降压方式,将DC-DC变压器尽可能靠近负载端,可以有很大成效避免传输链路上引入的外部干扰。

  测试上,使用更高精度、更低底噪的示波器,和专用的电源纹波探头,降低测量系统引入的噪声,才能更准确地测量电源纹波和噪声。

  泰克的MSO6B系列示波器的底噪性能十分优异,底噪的有效值在20MHZ带宽下低至8.68uV,1G带宽下低至51.5uV,是精准测量电源纹波和噪声的优选之一。

  如果电源电压是1V,示波器的底噪稍微高一点,裕量还有很大空间,是可行的吗?这里有必要了解两个问题:

  仪器的底噪指标用的都是有效值。而电源纹波和噪声的测量规范,一般都是用峰峰值。峰峰值和测量样本数相关,测量的样本数越多,峰峰值越大,我们大家可以近似的认为峰峰值是有效值的10倍以上。

  为什么一定要用探头呢?有几个方面的原因,一是探头使用便捷,二是探头提供较高的输入阻抗,对待测电路的影响小,三是探头提供较大的偏置电压,可以在测量噪声和纹波的同时,观察到电源直流电压的变化。尤其当芯片的负载处于动态变化时,电源的直流电压也会随之改变。

  示波器加上探头,再去测量一下底噪的峰峰值,你会发现原来底噪并不小。手上有示波器和探头的工程师不妨试试看,将示波器接上探头,不接任何待测信号。在示波器上打开峰峰值测量,测量结果就是系统底噪。

  常规的示波器和探头,系统底噪峰峰值在5mV以上。而有些算力芯片和通信芯片,要求电源噪声的峰峰值必须小于3mV。测量系统的底噪都这么大,测量结果怎会是Pass呢!

  为了更准确的测量电源纹波和噪声,泰克推出了专用的电源轨探头TPR系列,20MHZ带宽下的底噪的峰峰值(注意是峰峰值)低至300uV,即便在4GHZ的全带宽下,底噪的峰峰值依然只有1.3mV!而且TPR探头还支持高达60V的偏置电压,多种多样的探头附件,不仅测得准,用起来还很方便。

  也许你手上的芯片或系统的电源设计得很不错,但是纹波和噪声测量结果却老是超标,有没有可能仅仅是因为你现在用的示波器和探头不给力?

  原文标题:AI芯片为何需要更低的工作电压?电源纹波和噪声测试又该怎么样做?

上一篇: 散布式电源并网的谐波问题剖析 - 散布式电源并网

下一篇:新型电力系统建设的“港华实践”